芝浦工大等机构开发出公交电子钱包IC芯片的节能回路设计技术

    芝浦工业大学信息工学科的宇佐美公良教授与东京大学、东京农工大学、庆应义塾大学共同开发出新的回路设计技术,可降低电子设备和公交电子钱包所用的集成电路(IC)电力消耗。其机制是在结算时,在必要的地点和时间以高速度供应电力。今后将与企业合作实现实用化。

 

    在中央运算处理装置(CPU)核心内的芯片内部,加法运算和减法运算等运算单位使用了只在需要电力时通电的技术。以往该技术在细小单位使用时会出现误操作的问题,仅能对CPU的整体核心进行处理。开发出回路设计技术后,可抑制误操作发生,实现了细小单位的通电控制。


   芯片内部负责电源开关功能的元件进行细小分割,在约0.1纳秒的时间内一点一点地错开通电,可抑制高速通电时产生电源噪音,进一步减少误操作发生。

 

    该技术应用后,可将人体运动产生的振动等周围的细小能量转换为电力,将通过环境能源运行的传感器芯片实用化,今后将用于可穿戴式芯片等各个领域。


引用: http://www.nikkan.co.jp/news/nkx0720150514eaal.html
0